減速器設計心得體會

因此,我們此次設計數字鐘就是為了了解數字中的原理,從而學會製作數字鐘。而且通過數字鐘的製作進一步的了解各種在製作中用到的中小規模積體電路的作用及使用方法。且由於數字鐘包括組合邏輯電路和時序電路。通過它可以進一步學習和掌握各種組合邏輯電路和時序電路的原理與

二、設計原理

數字電子鐘由信號發生器、“時、分、秒”計數器、解碼器及顯示器、校時電路、整點報時電路等組成。秒信號產生器是整個系統的時基信號,它直接決定計時系統的精度,一般用555構成的振盪器加分頻器來實現。將標準秒脈衝信號送入“秒計數器”,該計數器採用60進制計數器,每累計60秒發出一個“分脈衝”信號,該信號將作為“分計數器”的時鐘脈衝。“分計數器”也採用60進制計數器,每累計60分,發出一個“時脈衝”信號,該信號將被送到“時計數器”。“時計數器”採用24進制計數器,可以實現一天24h的累計。解碼顯示電路將“時、分、秒”計數器的輸出狀態經七段顯示解碼器解碼,通過六位led顯示器顯示出來。整點報時電路是根據計時系統的輸出狀態產生一個脈衝信號,然後去觸發音頻發生器實現報時。校時電路是來對“時、分、秒”顯示數字進行校對調整。